环球电气之家-午夜精彩视频-中国专业电气电子产品行业服务网站!

產(chǎn)品分類

當前位置: 首頁 > 工業(yè)電氣產(chǎn)品 > 工業(yè)繼電器 > 舌簧繼電器

類型分類:
科普知識
數(shù)據(jù)分類:
舌簧繼電器

FPGA協(xié)同驗證方法

發(fā)布日期:2022-04-18 點擊率:215

<script var cpro_id = "u1457042";

<iframe id="iframeu1457042_0" jccm?rdid=1457042&dc=2&di=u1457042&dri=0&dis=0&dai=3&ps=345x362&dcb=BAIDU_SSP_define&dtm=BAIDU_DUP_SETJSONADSLOT&dvi=0.0&dci=-1&dpt=none&tsr=0&tpr=1459711434074&ti=FPGA%E5%8D%8F%E5%90%8C%E9%AA%8C%E8%AF%81%E6%96%B9%E6%B3%95_%E7%94%B5%E6%B0%94%E8%87%AA%E5%8A%A8%E5%8C%96%E6%8A%80%E6%9C%AF%E7%BD%91&ari=1&dbv=0&drs=1&pcs=645x335&pss=970x346&cfv=0&cpl=22&chi=50&cce=true&cec=gbk&tlm=1402381818&ltu=http%3A%2F%2Fwww.dqjsw.com.cn%2Fdiangongdianzi%2Fdianlidiangong%2F1693.html&ecd=1&psr=1366x768&par=1366x728&pis=-1x-1&ccd=24&cja=false&cmi=34&col=zh-CN&cdo=-1&tcn=1459711434&qn=01df343fca3f46c0&tt=1459711434050.156.208.208" vspace="0" hspace="0" marginwidth="0" marginheight="0" scrolling="no" style="border:0; vertical-align:bottom;margin:0;" allowtransparency="true" align="center,center" width="200" height="200" frameborder="0">

1引 言

隨著SOC(系統(tǒng)芯片)設計任務復雜度的提高,功能驗證已成為系統(tǒng)設計中最大的瓶頸。對于百萬門級的SOC芯片,每次投片的NRE是巨大的,預計,在未來兩年,驗證在設計中所占的比重將達到50%以上。由于SOC系統(tǒng)普遍涉及實時環(huán)境下的應用,現(xiàn)有的仿真工具不可能解決所有的功能驗證問題,有必要利用FPGA在接近實時的條件下進行軟硬件協(xié)同驗證。基于多片F(xiàn)PGA實現(xiàn)的驗證往往面臨系統(tǒng)分割的挑戰(zhàn)。盲目的、缺少優(yōu)化的系統(tǒng)分割,不僅很可能在綜合、分割、板上實現(xiàn)出現(xiàn)多次反復,浪費大量的時間,而且也難以保證FPGA驗證結(jié)果與ASIC設計的一致性。

本文在傳統(tǒng)邊界劃分的基礎(chǔ)上,通過靜態(tài)時序分析工具,利用關(guān)鍵路徑時延信息,對分割過程進行約束。新的驗證策略注重系統(tǒng)分割在時序收斂、面積、數(shù)量和管腳數(shù)等方面的平衡,目的是使分割結(jié)果趨于合理,驗證環(huán)境更加接近SOC設計原型,避免傳統(tǒng)FPGA驗證在系統(tǒng)分割、綜合和設計等環(huán)節(jié)的反復迭代,實現(xiàn)了驗證和SOC開發(fā)調(diào)試的同步。文章同時討論了該方法對于信號完整性分析的貢獻。

最后,通過一個分割實例,就分割效率與傳統(tǒng)方法進行了對比。

2傳統(tǒng)的FPGA驗證流程

傳統(tǒng)的FPGA驗證流程如圖1所示。這種綜合與分割相互無關(guān)的驗證流程存在諸多缺陷。首先,從ASIC結(jié)構(gòu)到FPGA結(jié)構(gòu)的轉(zhuǎn)換存在差異,例如,很多SOC系統(tǒng)設計經(jīng)常會處理時鐘信號穿越“與”、“或”、“與非”等門的情況,如圖2所示。





此時,綜合工具一般不會自動選用FPGA專有的時鐘結(jié)構(gòu),其結(jié)果是產(chǎn)生時鐘歪斜(clockskew),導致ASIC代碼和綜合出來的FPGA在功能上不一致。即,如果忽略時鐘樹在時鐘域范圍的擴散效應,分割時很有可能導致從ASIC結(jié)構(gòu)到FPGA結(jié)構(gòu)的轉(zhuǎn)換的不一致。這個例子同時說明,類似的問題同樣會在其它電路網(wǎng)絡中發(fā)生,RTL設計在滿足時序收斂要求的開發(fā)過程中,無論采用的是動態(tài)驗證還是靜態(tài)驗證技術(shù),都應當重視電路網(wǎng)絡中路徑延遲的影響。傳統(tǒng)FPGA驗證的系統(tǒng)分區(qū)分割策略通常采用沿自然邊界劃分的方式,設計者主觀上通常過分依賴幾何拓撲關(guān)系和層次化的系統(tǒng)模塊劃分,特別是忽略了分割過程與綜合和時序分析的關(guān)系。這種過于簡單化的分割策略很可能會導致不合理的結(jié)果,FPGA驗證所映射的可能是沒有意義的ASIC結(jié)構(gòu)。

3 基于關(guān)鍵路徑時延約束的FPGA驗證流程

3.1關(guān)鍵路徑時延提取
關(guān)于FPGA驗證,我們認為,高效率的系統(tǒng)分割至少應該具備兩個條件:找到最佳的分割點和在系統(tǒng)級上逼近設計。首先,分割在技術(shù)上是可行的,允許將設計劃分為多個適于單個FPGA實現(xiàn)的模塊,在接近實時的環(huán)境下進行驗證。目前最大的FP2GA標準封裝可提供400到440個I?O,對I?O的管腳數(shù)目的支持不再成為分割的瓶頸,這也為傳統(tǒng)的沿著內(nèi)核或模塊的邊界進行直接劃分提供了空間。在確定最佳分割點的反復迭代過程中,我們發(fā)現(xiàn),利用靜態(tài)時序分析獲得的關(guān)鍵路徑時延信息,完全可以用于實現(xiàn)收斂性更好的系統(tǒng)分割。靜態(tài)時序分析是一種檢查ASIC設計邏輯和時序的工具,其主要目的是計算各通路的性能,識別可靠的蹤跡,診斷建立和保持時間的配合。靜態(tài)時序分析會分析報告所有關(guān)鍵路徑,包括一些重要的調(diào)試信息,比如每個網(wǎng)絡節(jié)點的扇出或容性負載等。

通過實踐發(fā)現(xiàn),利用關(guān)鍵路徑時延信息對系統(tǒng)分割和綜合進行約束,可以保證分割按照相對確定的標準進行,獲得時序優(yōu)化的結(jié)果,從而有效地減少了功能驗證過程中的反復。同時,為使驗證過程更為接近ASIC功能,分割時盡量做到面積、晶體管數(shù)量和管腳的匹配,保證分割的結(jié)果對面積和I?O利用而言都是合理的故障定位要求。這些措施均優(yōu)化了FPGA驗證過程,所獲得的綜合分區(qū)和時序收斂結(jié)果更好,為最終物理版圖驗證鋪平了道路。我們采用的具體辦法是,首先根據(jù)靜態(tài)時序分析報告確定關(guān)鍵路徑的分區(qū)門限,然后原則上沿著功能邊界將延遲長的路徑分割到同一個FPGA分區(qū),通過更進一步的綜合分區(qū),獲得收斂性更好的路徑。其結(jié)果是,可以將需要驗證的探測點更多地分割到FPGA邊界,達到提高I?O利用率的目的。顯然,高的I?O利用率能夠有效地拓寬FPGA驗證范圍。經(jīng)過改進的FPGA驗證流程如圖3所示。



該流程的優(yōu)勢在于:分割是按照確定的標準進行的,針對傳統(tǒng)驗證流程的時序分析,僅僅對布局布線有效的缺陷,圍繞時序分析這個中心,將邏輯實現(xiàn)和物理實現(xiàn)有機地結(jié)合在一起,著重考慮了關(guān)鍵路徑時延對FPGA分割效率的影響,使分割結(jié)果更為合理。此外,新流程通過在綜合、時序仿真過程、分割驗證中交互進行靜態(tài)時序分析,實現(xiàn)了綜合、分割、驗證、設計的高效同步。在關(guān)鍵的時延信息和邊界條件約束下,經(jīng)過迭代,功能塊延時和布線延時,能夠取得與實際比較一致的效果,多片F(xiàn)PGA實現(xiàn)時的代碼修改量也得到減少。Xilinx、Altera等FPGA生產(chǎn)商大多支持兼容的第三方時序分析工具,應用時選用Synopsys的PrimeTime進行靜態(tài)時序分析。該工具的優(yōu)勢在于不要求用戶輸入激勵或測試矢量,可通過調(diào)用db格式的網(wǎng)表文件,方便地查看關(guān)鍵路徑或指定通路的時序。

3.2 信號完整性的保證
新流程對SOC驗證效率的另一貢獻,是提供了一種在代碼級優(yōu)化信號完整性的途徑,有利于在綜合和板級驗證的過程中對信號完整性實施動態(tài)的控制,及早發(fā)現(xiàn)設計中隱藏的嚴重的信號完整性缺陷。信號完整性(SignalIntegrity,SI)是指傳輸線上的信號質(zhì)量及信號定時的準確性。SOC芯片設計一般要求數(shù)據(jù)必須在時鐘觸發(fā)沿建立之前穩(wěn)定,才能保證邏輯控制的準確性。應當注意到,摩爾定律所隱藏的另一層含義是,RTL系統(tǒng)設計要隨時應付工藝實現(xiàn)條件的變化,因為設計不可能總是針對最新的工藝條件實現(xiàn)的。

新的工藝條件可能會給原設計帶來影響。例如,設計從0125Lm工藝轉(zhuǎn)向0118Lm工藝實現(xiàn)時,就存在信號完整性問題。隨著系統(tǒng)速度和處理帶寬的增加,信號完整性的影響會表現(xiàn)得更加突出。另一方面,傳統(tǒng)的RTL設計在設計和驗證環(huán)節(jié)存在與信號完整性分析脫節(jié)的現(xiàn)象,難以發(fā)現(xiàn)并修正信號完整性缺陷,或者在向更高標準工藝遷移時,由于代碼修改量太大,勢必加重系統(tǒng)驗證等環(huán)節(jié)的負擔,從而使設計效率大打折扣。因此,我們的出發(fā)點是,爭取以最小的代碼修改量,實現(xiàn)RTL代碼與FPGA的直接映射,保證FPGA功能驗證的要求;同時,將信號完整性的影響在驗證過程中以更直觀的方式體現(xiàn)出來。

分析表明,最直觀的信號完整性問題通常與電路模塊之間的互連點有關(guān),這在靜態(tài)時序分析中實際上有所反映。特別需要指出的是,新的FPGA驗證流程是建立在經(jīng)過優(yōu)化的系統(tǒng)分割基礎(chǔ)上的。正如上一節(jié)所指出,延遲長的路徑基本約束在同一個FPGA分區(qū)。經(jīng)過這樣的優(yōu)化處理,實際上,一方面是對信號完整性有一定的優(yōu)化;另一方面,由于I?O利用率的提高,更多的故障探測點分割到了FPGA的邊界,信號完整性在協(xié)同驗證中會得到更多的反映,通過軟件全速仿真,比較容易查找和定位設計缺陷,及早消除設計隱患;同時,為RTL代碼的動態(tài)優(yōu)化提供了依據(jù),有利于在設計前期盡量減少信號完整性缺陷,使之適應工藝條件變化的能力更強,提高設計的穩(wěn)健性。通過采取以上措施,我們在原SOC設計的基礎(chǔ)上,以較小的代碼修改量,實現(xiàn)了從0125Lm向0118LmCMOS工藝的平滑過渡,并通過了系統(tǒng)后仿真。

4 系統(tǒng)分割驗證結(jié)果

FPGA分割選用XilinxISE基于網(wǎng)表的集成驗證環(huán)境,采用三種XC4000系列器件(XC4003、XC4005、XC4010)生成驗證原型。該系列器件能生允許范圍內(nèi)的任意頻率,可方便地提取片上和片外的精確50?50占空比的時鐘,時鐘邊緣的定時精度達到1%。加之經(jīng)過改進的時鐘布線,驗證環(huán)境比較接近高性能SOC的實際要求,能夠保證驗證環(huán)境與SOC系統(tǒng)保持最大限度的一致。圖4是采用地址?數(shù)據(jù)復用實現(xiàn)的PCI接口模塊的FPGA分割結(jié)果。其中,PCI控制單元采用兩級控制流水方式實現(xiàn)與FIFO的高速數(shù)據(jù)交換,流水線控制信號完全約束在FPGA邊界內(nèi)部。圖5是FPGA在布局布線后,50MHz系統(tǒng)時鐘下PCI接口64字節(jié)數(shù)據(jù)緩沖存儲器讀操作的后仿真結(jié)果。





這種更為準確的分割驗證同樣會給板級測試帶來方便。硬件仿真時,可以利用邏輯分析儀的數(shù)據(jù)接口測試流到探測頭的信號,也可以通過串口或以太網(wǎng)接口對邏輯分析信道進行采集分析,便捷地測試FPGA之間的傳遞信號。經(jīng)過改善的FPGA分割驗證策略比較準確地反映了信號網(wǎng)中的路由拓撲,包括FPGA內(nèi)部組合邏輯延遲、信號通過FPGA邊界所需的時間;故障的定位也相對容易,某些故障還可以提前預知。在進一步的驗證工作中,使用了6片XC4000對一個基于Verilog語言實現(xiàn)的的SOC系統(tǒng)(包括VLIW處理器核、總線控制器、I?O接口等)進行了分割(設計是以較小粒度的方式實現(xiàn)的,這樣分割效果更為理想)。全芯片軟件固化激勵測試的結(jié)果與RTL測試結(jié)果完全一致。表1列出了改進方案與傳統(tǒng)分割結(jié)果的數(shù)據(jù)對比。結(jié)果表明,I?O利用率有明顯的提高,邏輯控制塊的利用率也有所改進,進一步證明了方案的有效性。
點擊看大圖


5結(jié) 論

本文探討了一種經(jīng)過優(yōu)化的SOC系統(tǒng)的FP2GA協(xié)同驗證策略,依靠靜態(tài)時序分析工具,利用關(guān)鍵路徑時延對分割過程進行約束,顯著改善了傳統(tǒng)的沿自然邊界分割的效率,驗證結(jié)果更為接近SOC運行環(huán)境。新的協(xié)同驗證流程實現(xiàn)了SOC設計與FPGA驗證的同步,減少了不必要的反復迭代環(huán)節(jié),有利于排除系統(tǒng)設計階段可能導致系統(tǒng)失效的因素,加大了系統(tǒng)設計生產(chǎn)調(diào)試一次成功的可能性。</

下一篇: PLC、DCS、FCS三大控

上一篇: 索爾維全系列Solef?PV

推薦產(chǎn)品

更多
主站蜘蛛池模板: 圆形振动筛_圆筛_旋振筛_三次元振动筛-河南新乡德诚生产厂家 | 武汉天安盾电子设备有限公司 - 安盾安检,武汉安检门,武汉安检机,武汉金属探测器,武汉测温安检门,武汉X光行李安检机,武汉防爆罐,武汉车底安全检查,武汉液体探测仪,武汉安检防爆设备 | 北京西风东韵品牌与包装设计公司,创造视觉销售力! | 直齿驱动-新型回转驱动和回转支承解决方案提供商-不二传动 | 全屋整木定制-橱柜,家具定制-四川峨眉山龙马木业有限公司 | ICP备案查询_APP备案查询_小程序备案查询 - 备案巴巴 | IP检测-检测您的IP质量| 粘弹体防腐胶带,聚丙烯防腐胶带-全民塑胶 | 深圳快餐店设计-餐饮设计公司-餐饮空间品牌全案设计-深圳市勤蜂装饰工程 | 金联宇电缆|广东金联宇电缆厂家_广东金联宇电缆实业有限公司 | 北京燃气公司 用户服务中心| 河南档案架,档案密集架,手动密集架,河南密集架批发/报价 | 公交驾校-北京公交驾校欢迎您! 工作心得_读书心得_学习心得_找心得体会范文就上学道文库 | RTO换向阀_VOC高温阀门_加热炉切断阀_双偏心软密封蝶阀_煤气蝶阀_提升阀-湖北霍科德阀门有限公司 | 工业硝酸钠,硝酸钠厂家-淄博「文海工贸」 | 上海平衡机-单面卧式动平衡机-万向节动平衡机-圈带动平衡机厂家-上海申岢动平衡机制造有限公司 | 乐考网-银行从业_基金从业资格考试_初级/中级会计报名时间_中级经济师 | 聚氨酯复合板保温板厂家_廊坊华宇创新科技有限公司 | 创富网-B2B网站|供求信息网|b2b平台|专业电子商务网站 | 铝板冲孔网,不锈钢冲孔网,圆孔冲孔网板,鳄鱼嘴-鱼眼防滑板,盾构走道板-江拓数控冲孔网厂-河北江拓丝网有限公司 | 校园气象站_超声波气象站_农业气象站_雨量监测站_风途科技 | 老房子翻新装修,旧房墙面翻新,房屋防水补漏,厨房卫生间改造,室内装潢装修公司 - 一修房屋快修官网 | 温州食堂承包 - 温州市尚膳餐饮管理有限公司| 新密高铝耐火砖,轻质保温砖价格,浇注料厂家直销-郑州荣盛窑炉耐火材料有限公司 | 步进电机_agv电机_伺服马达-伺服轮毂电机-和利时电机 | 列管冷凝器,刮板蒸发器,外盘管反应釜厂家-无锡曼旺化工设备有限公司 | SMC-ASCO-CKD气缸-FESTO-MAC电磁阀-上海天筹自动化设备官网 | 骁龙云呼电销防封号系统-axb电销平台-外呼稳定『免费试用』 | 工业铝型材生产厂家_铝合金型材配件批发精加工定制厂商 - 上海岐易铝业 | 沈阳庭院景观设计_私家花园_别墅庭院设计_阳台楼顶花园设计施工公司-【沈阳现代时园艺景观工程有限公司】 | 沥青灌缝机_路面灌缝机_道路灌缝机_沥青灌缝机厂家_济宁萨奥机械有限公司 | 手术室净化厂家-成都做医院净化工程的公司-四川华锐-15年特殊科室建设经验 | 干式变压器厂_干式变压器厂家_scb11/scb13/scb10/scb14/scb18干式变压器生产厂家-山东科锐变压器有限公司 | 谷梁科技| 青岛代理记账_青岛李沧代理记账公司_青岛崂山代理记账一个月多少钱_青岛德辉财税事务所官网 | 磁力去毛刺机_去毛刺磁力抛光机_磁力光饰机_磁力滚抛机_精密金属零件去毛刺机厂家-冠古科技 | 传爱自考网_传爱自学考试网 | 流程管理|流程管理软件|企业流程管理|微宏科技-AlphaFlow_流程管理系统软件服务商 | 江西自考网-江西自学考试网| 集菌仪厂家_全封闭_封闭式_智能智能集菌仪厂家-上海郓曹 | 铝合金重力铸造_铝合金翻砂铸造_铝铸件厂家-东莞市铝得旺五金制品有限公司 |